一種12位20 kS/s功耗調(diào)制算法SAR ADC
摘要:針對(duì)時(shí)域稀疏信號(hào)中的心電信號(hào)(ECG)、腦電信號(hào)(EEG)在大部分時(shí)間內(nèi)幅度變化緩慢且周期性變化的特性,提出了一種帶信號(hào)區(qū)間預(yù)測窗口的功耗調(diào)制型逐次逼近模數(shù)轉(zhuǎn)換算法。采用該算法,可大幅減少SAR ADC中稀疏信號(hào)在低頻部分的平均量化功耗,實(shí)現(xiàn)整體功耗的降低。在此理論基礎(chǔ)上,設(shè)計(jì)了一種非二進(jìn)制冗余校正、功耗調(diào)制型12位20kS/s SAR ADC。該ADC采用55nm CMOS工藝進(jìn)行流片,在0.6V電源電壓下,功耗低至204 nW,功耗優(yōu)值FoM最低為6.28 fJ/(conv·step)。
注: 保護(hù)知識(shí)產(chǎn)權(quán),如需閱讀全文請(qǐng)聯(lián)系微電子學(xué)雜志社